ش | ی | د | س | چ | پ | ج |
1 | ||||||
2 | 3 | 4 | 5 | 6 | 7 | 8 |
9 | 10 | 11 | 12 | 13 | 14 | 15 |
16 | 17 | 18 | 19 | 20 | 21 | 22 |
23 | 24 | 25 | 26 | 27 | 28 | 29 |
30 |
A High Performance Implementation of Advanced Encryption Standard
امروزه گذشته از مباحث امنیتی تجارت الکترونیک که با تهدیدات عمده ای روبروست، مبحث اعتماد از اهمیت ویژه ای برخوردار است. نگرانی در مورد خصوصی بودن، امنیت و تهدیدات دلایل عمده ای است که کاربران وب از طریق اینترنت خرید نمی کنند. رمزنگاری متداولترین تکنیک برای تامین خصوصی بودن و محرمانگی است. ما در این مقاله یک پیاده سازی سخت افزاری کارایی از الگوریتم رمز AES ، به عنوان یک الگویتم رمزنگاری که تقریبا در تمامی کاربردهای مبتنی بر شبکه برای تامین امنیت استفاده می شود، را ارائه می کنیم. این پیاده سازی از این نظر که هر دو مولفه رمزنگاری و رمزگشایی را باهم در یک معماری واحد مجتمع می سازد حائز اهمیت می باشد. نتایج پیاده سازی معماری پیشنهادی روی FPGA نشان می دهد که این معماری در مقایسه با معماری های پیاده سازی شده قبلی دارای توان عملیاتی قابل قبول بوده و فضای منطقی روی تراشه اشغال می کند.